本實用新型公開一種快速響應動態鎖存比較器,包括尾開關單元、預放大輸入單元、預放大復位單元、鎖存輸入單元、交叉耦合鎖存結構單元、隔離開關單元、鎖存復位單元和正反饋單元。隔離開關單元在復位階段截止,并在鎖存輸入NMOS對管的作用下使交叉耦合鎖存結構中的PMOS管柵電位為地GND,在鎖存復位PMOS對管的作用下使交叉耦合鎖存結構中的NMOS管柵電位為VDD,使得交叉耦合鎖存結構在進入比較階段時迅速建立正反饋,進而提高比較器速度。本實用新型能夠在不增加功耗的前提下,改善了傳統雙尾動態鎖存比較器隨差分輸入電壓減小延時急劇增加的不足,降低了比較器延時對差分輸入電壓的靈敏度,提高了比較器性能。