無晶振CMOS時鐘產生方法及電路
本發明是有關于無晶振CMOS時鐘產生方法及時鐘產生電路,其中的方法包括:利用數控振蕩器產生高頻正弦振蕩信號;將高頻正弦振蕩信號轉換為單端模式輸出的方波信號;根據預定分頻比對所述方波信號進行降頻處理,得到預定頻率的時鐘信號;調整時鐘信號的占空比,使時鐘信號的占空比滿足預定時鐘占空比要求并輸出;其中數控振蕩器中的可變電容陣列受控于頻率鎖定控制信息,頻率鎖定控制信息的設置方式包括:根據外部晶振的輸出信號和降頻處理后的時鐘信號的頻率差產生頻率鎖定控制信息。本發明能夠使時鐘產生電路的體積更小功耗更低,且可以利用低成本的CMOS技術在芯片內實現,從而提高了系統的集成度以及穩定性,降低了系統實現成本和功耗。